使用FPGA输出一个PWM方波
介绍
我记得去年冬天的时候,那个时候我还在学verilog vhdl语言的时候,我特别想用FPGA输出一个pwm方波,大概因为太着急了吧,忽略了很多东西,最终也没有发出来一个PWM波。今天其实是想驱动一下板卡上的蜂鸣器,但是意识到驱动信号其实也就是一个方波,正好也学习了包集和元件,所以也用一下。
设计文件
分频器
通过改变N的值就可以实现不同的分频了,只针对偶数次分频。
library ieee;
use ieee.std_logic_1164.all;
entity div is
generic(constant N : integer := 10000000);
port(clk : in std_logic;
clk_N : out std_logic);
end entity;
architecture behavior of div is
signal temp : integer := 0;
constant half : integer := N/2;
begin
process(clk)
begin
if rising_edge (clk) then
temp
免责声明:我们致力于保护作者版权,注重分享,被刊用文章因无法核实真实出处,未能及时与作者取得联系,或有版权异议的,请联系管理员,我们会立即处理! 部分文章是来自自研大数据AI进行生成,内容摘自(百度百科,百度知道,头条百科,中国民法典,刑法,牛津词典,新华词典,汉语词典,国家院校,科普平台)等数据,内容仅供学习参考,不准确地方联系删除处理! 图片声明:本站部分配图来自人工智能系统AI生成,觅知网授权图片,PxHere摄影无版权图库和百度,360,搜狗等多加搜索引擎自动关键词搜索配图,如有侵权的图片,请第一时间联系我们,邮箱:ciyunidc@ciyunshuju.com。本站只作为美观性配图使用,无任何非法侵犯第三方意图,一切解释权归图片著作权方,本站不承担任何责任。如有恶意碰瓷者,必当奉陪到底严惩不贷!
